FPGA时序约束与分析(清华开发者书库)
吴厚航
评分 0.0分
《FPGA时序约束与分析》首先介绍时序约束相关的基本概念; 然后从时钟、建立时间和保持时间等概念入手,详细地阐述时序分析理论中的基本时序路径; 随后结合实际的约束语法,对主时钟约束、虚拟时钟约束、时钟特性约束、衍生时钟约束、I/O接口约束、多周期约束、虚假路径约束、**/最小延时约束等进行详细的介绍,除基本理论与约束语法的解释说明外,还提供了丰富的语法使用实例、工具使用实例以及工程应用实例。 时序
FPGA从入门到精通(实战篇)
本书由至芯科技教研组从各大高校的授课内容中整理而来,是为初学者量身定制的FPGA入门教材,从基础的软件安装、工具使用、语法解释、设计方法、常用IP,到最后的设计技巧及大量的进阶实例,内容环环相扣,为初学者建立了一个比较清晰的学习路径。“设计思路及方法”为本书的重点强调内容,它作为一条主线贯穿始终。初学者只有掌握了正确的学习和设计方法,才能在数字逻辑设计领域越走越远。本书没有收录过多烦琐的理论,一切
高级FPGA设计
克里兹
评分 6.5分
《高级FPGA设计:结构、实现也优化》以FPGA设计为主题,覆盖了实践过程中最可能遇到的深层次问题,并提供了经验指导。在某些方面,《高级FPGA设计:结构、实现也优化》能够取代有限的工业经历,免去读者学习的困难。这种先进的、实用的方法,成为此书的特色。 这《高级FPGA设计:结构、实现也优化》把多年推广到诸多公司和工程师团队的经验以及由专门的白皮书和应用要点汇集的许多知识进行浓缩,可以用来完善工程
基于AXI4的可编程SOC系统设计
何宾
《基于AXI4的可编程SOC系统设计》系统介绍了基于xilinx公司软核处理器microblaze的可编程片上系统(soc)设计的原理及典型应用。全书共分11章,内容包括可编程片上系统设计导论、amba axi4协议、microblaze软核处理器结构、microblaze软核处理器接口、可编程片上系统开发平台结构、可编程片上系统描述规范、基于axi4的可编程片上系统设计流程、xilinx操作系统
Xilinx FPGA开发实用教程
评分 7.5分
《Xilinx FPGA开发实用教程》系统讲述了Xilinx FPGA的开发知识,包括FPGA开发简介、Verilog HDL语言基础、基于Xilinx芯片的HDL语言高级进阶、ISE开发环境使用指南、FPGA配置电路及软件操作、在线逻辑分析仪ChipScope的使用、基于FPGA的数字信号处理技术、基于System Generator的DSP系统开发技术、基于FPGA的可编程嵌入式开发技术、基于
Verilog HDL数字设计与综合
帕尔尼卡
评分 8.3分
Verilog HDL数字设计与综合(第二版),ISBN:9787121004681,作者:(美)帕尔尼卡(Palnitkar,S.) 著,夏宇闻 等译;夏宇闻译
轻松成为设计高手
EDA先锋工作室
评分 9.4分
《轻松成为设计高手——Verilog HDL实用精解》主要分为3部分:第1~3章描述了Verilog HDL语言的基本概念、设计流程、语法与建模方式;第4~6章讨论如何合理使用Verilog HDL描述高性能的可综合电路;第7、8章重点描述了如何编写测试激励以及Verilog的仿真原理。另外,第9章对Verilog HDL语言的发展趋势做了展望。 《轻松成为设计高手——Verilog HD
Altera FPGA/CPLD设计
EDA先锋工作室 吴继华 蔡海宁 王诚
《Altera FPGA/CPLD设计(高级篇)(第2版)》结合作者多年工作经验,深入地讨论了Altera FPGA/CPLD的设计和优化技巧。在讨论FPGA/CPLD设计指导原则的基础上,介绍了Altera器件的高级应用;引领读者学习逻辑锁定设计工具,详细讨论了时序约束与静态时序分析方法;结合实例讨论如何进行设计优化,介绍了Altera的可编程器件的高级设计工具与系统级设计技巧。 《Altera